A.A. 2010-2011
Novità
- Per sostenere l'esame è necessario iscriversi utilizzando le procedure previste. Chi non è iscritto non potrà sostenere l'esame.
- Gli esami superati possono essere verbalizzati all'eventuale orale oppure durante lo scritto dell'appello successivo.
- Gli studenti che devono ancora sostenere l'appello di Teoria e Tecnica dei Sistemi Digitali devono fare riferimento alle indicazioni contenute nelle pagine di quel corso.
- Risultati prova in itinere del 17.06.2011
- Risultati prova in itinere del 06.05.2011
Calendario del corso
- Venerdì 25 Marzo,
- Venerdì 1 Aprile,
- Venerdì 15 Aprile,
- Venerdì 29 Aprile,
- Venerdì 6 Maggio - prova in itinere,
- Venerdì 13 Maggio,
- Venerdì 20 Maggio,
- Venerdì 27 Maggio,
- Venerdì 10 Giugno,
- Venerdì 17 Giugno - prova in itinere.
Programma del corso
-
Sistemi digitali
Rappresentazione dell'informazione.
Elementi di Algebra di Boole.
Logica combinatoria: analisi e progettazione di reti combinatorie.
Logica sequenziale: analisi e progettazione di reti sequenziali asincrone e sincrone.
Registri, contatori e registri multifunzionali e dispositivi Logici Programmabili.
Parte Operativa e Parte Controllo.
Banchi di memoria, espansioni di memoria, memorie statiche, memorie dinamiche e tecnologie di memoria. -
Architettura del calcolatore
Descrizione e caratteristiche dei principali moduli che compongono un moderno calcolatore: cpu, memoria, bus, arbitraggio del bus, dispositivi di input/output (I/O), meccanismo di interruzione, introduzione al DMA.
-
Moderni sistemi di elaborazione
Discussione sulle caratteristiche architetturali e prestazionali dei moderni sistemi di elaborazione: cpu, memorie, bus, interfacce di I/O.
Lucidi delle lezioni
Il materiale del corso è accessibile solo tramite autenticazione.
Gli studenti che hanno necessità dei dati per l'accesso inviino una mail
di richiesta al docente.
Prima parte
- Introduzione al corso
- Rappresentazione dell'informazione
- Algebra delle reti logiche
- Reti combinatorie
- Reti sequenziali asincrone
- Reti sequenziali sincrone
- Parte Operativa Parte Controllo (solo cenni)
- Sistema di memoria - parte prima
Seconda parte
Esercizi
- Verifica rappresentazione IEEE-754
- Esercizi sulla rappresentazione dell'informazione
- Esercizi vari A.A. 2004-2005
- Esercizi su espressioni logiche, algebra booleana e mappe di Karnaugh
- Esercizi su reti combinatorie
- Esercizi su reti sequenziali asincrone
- Esercizi su reti sequenziali sincrone
- Esercizi su espansioni RAM
- Esercizi vari con soluzione sulle reti logiche
- Testi di esame A.A. 2005/06
- Testi di esame A.A. 2006/07
- Testi di esame A.A. 2007/08